# Санкт-Петербургский политехнический университет Петра Великого Институт компьютерных наук и технологий Кафедра компьютерных систем и программных технологий

### Лабораторная №12

Предмет: Проектирование реконфигурируемых гибридных вычислительных систем

Tema: Inline

Задание 1

Студенты:

Соболь В.

Темнова А.С.

Группа: 13541/3

Преподаватель:

Антонов А.П.

# Содержание

| 1. | Задание                                                            | 3                    |
|----|--------------------------------------------------------------------|----------------------|
| 2. | Исходный код                                                       | 5                    |
| 3. | Скрипт                                                             | 6                    |
| 4. | Моделирование                                                      | 6                    |
| 5. | Решение 1а         5.1. Директивы                                  | 7<br>7<br>8<br>10    |
| 6. | 5.5. С/ИТЕ моделирование         Решение 2a         6.1. Директивы | 10<br>10<br>10<br>11 |
| 7. | Вывод                                                              | 11                   |

### 1. Задание

- 1. Создать проект lab12 1
- 2. Микросхема: xa7a12tcsg325-1q
- 3. Создать иерархическую функцию,

```
int sumsub_func (int *in1, int *in2, int *outSum, int *outSub) {
  *outSum = *in1 + *in2;
  *outSub = *in1 - *in2;
}

int shift_func (int *in1, int *in2, int *outA, int *outB) {
    *outA = *in1 >> 1;
    *outB = *in2 >> 2;
}

void add_sub_pass(int A, int B, int *C, int *D) {
    int apb, amb;
    int a2, b2;
    sumsub_func(&A,&B,&apb,&amb);
    sumsub_func(&apb,&amb,&a2,&b2);
    shift_func(&a2,&b2,C,D);
}
```

- 4. Создать тест lab12\_1\_test.c для проверки функции. Осуществить моделирование (с выводом результатов в консоль)
- 5. Исследование:
- 6. Solution 1a
  - задать: clock period 10; clock uncertainty 0.1
  - установить реализацию ПО УМОЛЧАНИЮ
  - осуществить синтез для:
    - привести в отчете:
      - \* performance estimates=>summary (timing, latency)
      - \* utilization estimates=>summary
      - \* performance Profile
      - \* Resource profile
      - \* scheduler viewer (выполнить Zoom to Fit)
        - · На скриншоте показать Latency
        - · На скриншоте показать Initiation Interval
      - \* resource viewer (выполнить Zoom to Fit)

- · На скриншоте показать Latency
- · На скриншоте показать Initiation Interval
- Выполнить cosimulation и привести временную диаграмму
- Убедиться в том, что требуется 2 сумматора и 2 вычитателя

### No Inlining



### 7. Solution\_2a

- задать: clock period 10; clock uncertainty 0.1
- установить реализацию Inlining
- осуществить синтез
  - привести в отчете:
    - \* performance estimates=>summary (timing, latency)
    - \* utilization estimates=>summary
    - \* performance Profile
    - \* Resource profile
    - \* scheduler viewer (выполнить Zoom to Fit)
      - · На скриншоте показать Latency
      - · На скриншоте показать Initiation Interval
    - \* resource viewer (выполнить Zoom to Fit)
      - · На скриншоте показать Latency
      - · На скриншоте показать Initiation Interval
- Выполнить cosimulation и привести временную диаграмму
- Убедиться в том, что для реализации не требуется ресурсов.



8. Сравнить два решения (solution 1a и solution 2a) и сделать выводы

### 2. Исходный код

Ниже приведен исходный код устройства и теста.

```
void sumsub_func(int *in1,int *in2,int *outSum, int *outSub)
1
2
3
     *outSum = *in1 + *in2;
4
     *outSub = *in1 - *in2;
5
  void shift_func(int *in1,int *in2,int *outA, int *outB)
6
7
8
     *outA = *in1 >> 1;
9
     *outB = *in2 >> 2;
10
  void add sub pass(int A, int B, int *C, int *D)
11
12
13
     int apb, amb;
14
    int a2, b2;
15
16
    sumsub func(&A,&B,&apb,&amb);
17
    sumsub \operatorname{func}(\&apb,\&amb,\&a2,\&b2);
18
     shift func(&a2,&b2,C,D);
19 }
```

Рис. 2.1. Исходный код устройства

```
1 #define N 16
2
  int main()
3
    int A,B,C,D,C Exp,D_Exp;
4
5
    int pass = 1;
6
    for (int i = 0; i < N; i++)
7
8
      A = (i*123 - 16) / 7;
9
      B = (i *A - 11) / 3;
10
      C_Exp = ((A - B) + (A + B)) >> 1;
      D Exp = ((A + B) - (A - B)) >> 2;
11
12
      add sub pass (A, B, \&C, \&D);
      printf("A\_=\_\%d\_B\_=\_\%d\_C\_=\_\%d\_C\_Exp\_=\_\%d\_D\_=\_\%d\_D\_Exp\_=\_\%d\\n",A,B,C,C\_Exp,D,
13
      \hookrightarrow D Exp);
      if(C != C Exp | | D != D Exp)
14
         pass = 0;
15
16
    if (pass)
17
18
       19
20
    } else {}
                _____Test_failed _____\n");
21
       printf("-
22
23
    return 0;
24
```

Рис. 2.2. Исходный код теста

# 3. Скрипт

Ниже приводится скрипт, для автоматизации выполнения лабораторной работы.

```
open\_project - reset \ lab12\_1
2
3
  add_files\ lab12\ 1.c
  add files -tb lab12 1 test.c
  set_top_add_sub_pass
7
  set solutions [list 1a 2a]
8
9
  foreach sol $solutions {
10
    open_solution solution_$sol -reset
11
    set_part \{xa7a12tcsg325-1q\}
12
     create_clock -period 10ns
13
     set_clock_uncertainty 0.1
14
     if \{\$sol = "2a"\} \{
15
16
       {\tt set\_directive\_inline\ -recursive\ add\_sub\_pass}
17
18
19
     csim design
20
     csynth\_design
     cosim_design -trace_level all
21
22
23
24
  exit
```

Рис. 3.1. Скрипт

# 4. Моделирование

Ниже приведены результаты моделирования.

```
INFO: [APCC 202-3] IMP directory is /tmp/apcc_db_sobot/i69480157
INFO: [APCC 202-1] APCC is done.
  Generating csim.exe
A = -2 B = -3 C = -2 C_Exp = -2 D = -2 D_Exp = -2
A = 15 B = 1 C = 15 C_Exp = 15 D = 0 D_Exp = 0
 = 32 B = 17 C = 32 C_Exp = 32 D = 8 D_Exp = 8
 = 50 B = 46 C = 50 C_Exp = 50 D = 23 D_Exp = 23
 = 68 B = 87 C = 68 C_Exp = 68 D = 43 D_Exp = 43
 = 85 B = 138 C = 85 C_Exp = 85 D = 69 D_Exp = 69
 = 103 B = 202 C = 103 C_Exp = 103 D = 101 D_Exp = 101
 = 120 B = 276 C = 120 C_Exp = 120 D = 138 D_Exp = 138
 = 138 B = 364 C = 138 C_Exp = 138 D = 182 D_Exp = 182
A = 155 B = 461 C = 155 C_Exp = 155 D = 230 D_Exp = 230
 = 173 B = 573 C = 173 C_Exp = 173 D = 286 D_Exp = 286
A = 191 B = 696 C = 191 C_Exp = 191 D = 348 D_Exp = 348
 = 208 B = 828 C = 208 C_Exp = 208 D = 414 D_Exp = 414
 = 226 B = 975 C = 226 C_Exp = 226 D = 487 D_Exp = 487
 = 243 B = 1130 C = 243 C_Exp = 243 D = 565 D_Exp = 565
A = 261 B = 1301 C = 261 C_Exp = 261 D = 650 D_Exp = 650
 -----Test passed------
INFO: [SIM 211-1] CSim done with 0 errors.
INFO: [SIM 211-3] *********** CSIM finish *******
```

Рис. 4.1. Результаты моделирования

По результатам моделирования видно, что устройство работает корректно.

### 5. Решение 1а

### 5.1. Директивы

В данном решения были установлены директивы, приведённые ниже.



Рис. 5.1. Директивы

### **5.2.** Синтез

По оценке производительности видно, что устройство соответствует заданным критериям.

# Performance Estimates □ Timing (ns) □ Summary Clock Target Estimated Uncertainty ap\_clk 10.00 0.000 0.10 □ Latency (clock cycles) □ Summary Latency Interval min max min max Type 0 0 0 0 none

Рис. 5.2. Performance estimates

### **Utilization Estimates**

### Summary

| Name            | BRAM_1 | .8K | DSP48E | FF    | LUT  |
|-----------------|--------|-----|--------|-------|------|
| DSP             | -      |     | -      | -     | -    |
| Expression      | -      |     | -      | -     | -    |
| FIFO            | -      |     | -      | -     | -    |
| Instance        | -      |     | -      | -     | -    |
| Memory          | -      |     | -      | -     | -    |
| Multiplexer     | -      |     | -      | -     | -    |
| Register        | -      |     | -      | -     | -    |
| Total           |        | 0   | C      | ) 0   | 0    |
| Available       |        | 40  | 40     | 16000 | 8000 |
| Utilization (%) |        | 0   | C      | ) 0   | 0    |

Рис. 5.3. Utilization estimates



Рис. 5.4. Performance profile



Рис. 5.5. Scheduler viewer

|   | Resource\Contro | C0    |
|---|-----------------|-------|
| 1 | ⊡I/O Ports      |       |
| 2 | A               | read  |
| 3 | В               | read  |
| 4 | С               | write |
| 5 | D               | write |
|   |                 |       |

Рис. 5.6. Resource viewer

## 5.3. C/RTL моделирование



Рис. 5.7. Временная диаграмма

По результатам выше видно, что среда разработки выполнила inlining, хотя это и не было указано явно.

### 6. Решение 2а

### 6.1. Директивы

В данном решения были установлены директивы, приведённые ниже.

- sumsub\_func
- shift\_func
- ▼ add\_sub\_pass

% HLS INLINE recursive

- A
- B
- C
- D

Рис. 6.1. Директивы

### 6.2. Синтез

Данное решение не отличается от предыдущего, так как в предыдущем, inlining был применён без явного указания, а в данном решении, после явного указания, ничего не поменялось.

# 7. Вывод

В данной лабораторной работе не удалось сравнить производительность устройства после применения inlining и без применения, так как среда разработки применяет его, даже если это явно не указано, по причине того, что для данного устройства это однозначно приводит к улучшению характеристик.